久久中文视频-久久中文网-久久中文亚洲国产-久久中文字幕久久久久-亚洲狠狠成人综合网-亚洲狠狠婷婷综合久久久久


曙海教育集團(tuán)論壇嵌入式硬件開發(fā)專區(qū)嵌入式硬件技術(shù)討論專區(qū) → 嵌入式系統(tǒng)硬件抗干擾技術(shù)


  共有6546人關(guān)注過本帖樹形打印

主題:嵌入式系統(tǒng)硬件抗干擾技術(shù)

美女呀,離線,留言給我吧!
wangxinxin
  1樓 個(gè)性首頁(yè) | 博客 | 信息 | 搜索 | 郵箱 | 主頁(yè) | UC


加好友 發(fā)短信
等級(jí):青蜂俠 帖子:1393 積分:14038 威望:0 精華:0 注冊(cè):2010-11-12 11:08:23
嵌入式系統(tǒng)硬件抗干擾技術(shù)  發(fā)帖心情 Post By:2010-11-19 9:18:47

摘要: 嵌入式系統(tǒng)中,抗干擾性能是系統(tǒng)可靠性的重要指標(biāo),結(jié)合自身的實(shí)踐,介紹電源、空間電磁、信號(hào)傳輸通道、印制板等方面抗干擾的幾種行之有效的辦法。同時(shí)提出正確選擇元器件的重要性,探討選擇方法。
關(guān)鍵詞: 嵌入式系統(tǒng),硬件,抗干擾

1  引言

在嵌入式系統(tǒng)中,系統(tǒng)的抗干擾技術(shù)是系統(tǒng)可靠性的重要方面。一個(gè)系統(tǒng)的正確與否,不僅取決于系統(tǒng)的設(shè)計(jì)思想和方法,同時(shí)還取決于系統(tǒng)的抗干擾措施。

嵌入式系統(tǒng)的干擾源一般有三個(gè)渠道:一是空間干擾,電磁信號(hào)通過空間輻射進(jìn)入系統(tǒng);二是過程通道干擾,干擾信號(hào)通過與系統(tǒng)相連的前、后通道及與其它系統(tǒng)的連接通道進(jìn)入,它疊加在有用信號(hào)之上,擾亂信號(hào)傳輸,使有效信號(hào)產(chǎn)生畸變。使得數(shù)據(jù)采集誤差加大,導(dǎo)致控制狀態(tài)失靈,導(dǎo)致程序運(yùn)行失常;三是系統(tǒng)干擾,電磁信號(hào)通過供電通道進(jìn)入系統(tǒng)或系統(tǒng)本身產(chǎn)生干擾。

雖然抗干擾問題是嵌入式系統(tǒng)在實(shí)際應(yīng)用中最令人頭疼的問題,而且沒有一定之規(guī),也沒有一成不變的方法,但若進(jìn)行科學(xué)的分析并加以合理的設(shè)計(jì),采取一定的措施,將系統(tǒng)的硬件和軟件結(jié)合起來,是可以有效地提高應(yīng)用系統(tǒng)的可靠性的。隨著現(xiàn)代半導(dǎo)體技術(shù)的高速發(fā)展, 在嵌入式系統(tǒng)的設(shè)計(jì)中不斷地采用一些新的可靠性措施和抗干擾技術(shù), 使其可靠性有了明顯的提高。本文結(jié)合自身的實(shí)踐,提出幾種硬件的抗干擾方法。

2  電源干擾及其抑制

由于嵌入式系統(tǒng)所處的工業(yè)環(huán)境,電機(jī)的起停、接觸器的通斷,往往會(huì)造成電源電壓波動(dòng),必須采取有效措施進(jìn)行抑制。

用壓敏電阻抑制尖峰、浪涌電壓。壓敏電阻兩端的電壓如超過其限定值時(shí),電流會(huì)迅速增大,呈短路狀態(tài),利用這一特點(diǎn),可以用它吸收瞬間的尖峰、浪涌電壓。壓敏電阻并聯(lián)在電源變壓器的初、次級(jí),加入壓敏電阻后,電源干擾造成嵌入式系統(tǒng)程序失控的可能性減小。設(shè)V為交流電壓有效值,則壓敏電壓的計(jì)算公式為:VIMA=1.56×32×V。

用濾波器抑制高頻干擾。市電中含有多種高次諧波,它們很容易經(jīng)電源進(jìn)入嵌入式系統(tǒng),電源干擾可以以“共模”或“差模”方式存在。圖1是對(duì)共模和差模噪聲都有效的低通濾波器電路。其中,L1、L2、C1抑制差模噪聲;L3、C2、C3抑制共模噪聲。

圖片點(diǎn)擊可在新窗口打開查看

圖1  濾波器電路

    設(shè)計(jì)電源電壓監(jiān)視電路。電源監(jiān)視電路的設(shè)計(jì)是抗干擾的一個(gè)有效方法,如X25045、TT7705、MAX813L等芯片均可設(shè)計(jì)該電路。一般可達(dá)到以下功能:一是監(jiān)視電源電壓瞬時(shí)短路、瞬時(shí)降壓、微秒級(jí)脈沖干擾和掉電;二是及時(shí)輸出供CPU接受的復(fù)位信號(hào)及中斷信號(hào)。

3   抑制空間電磁干擾

高頻電源、交流電源、強(qiáng)電設(shè)備、電弧產(chǎn)生的電火花,甚至雷電,都能產(chǎn)生電磁波,成為電磁干擾的噪聲源。對(duì)此可采取屏蔽技術(shù)。

屏蔽技術(shù)是利用金屬材料對(duì)于電磁波具有較好的吸收和反射能力來進(jìn)行抗干擾的。將普通的信號(hào)線換為屏蔽線,屏蔽層良好接地,使現(xiàn)場(chǎng)中的干擾信號(hào)不容易串入系統(tǒng)中。

靜電屏蔽,即電場(chǎng)屏蔽,防止電場(chǎng)的耦合干擾;電磁屏蔽,即利用導(dǎo)電性良好的金屬在電磁場(chǎng)內(nèi)產(chǎn)生渦流效應(yīng),防止高頻電磁場(chǎng)的干擾;磁屏蔽,采用高導(dǎo)材料,防止低頻磁通的干擾。

4  信號(hào)傳輸通道抗干擾

信號(hào)傳輸通道包括系統(tǒng)的前向通道和后向通道,對(duì)信號(hào)傳輸通道的可靠性設(shè)計(jì)可從以下幾個(gè)方面著手。

利用光電耦合器及濾波器對(duì)輸入、輸出信號(hào)采用光電隔離措施, 可將微處理器與前向通道、后向通道及其他部分從電氣上隔離開來, 有效地防止干擾的侵入。對(duì)電路板的輸入信號(hào)及源自高噪聲區(qū)的信號(hào)加濾波器濾波,進(jìn)一步加強(qiáng)抗干擾性。

采用負(fù)載阻抗匹配的措施, 減小信號(hào)傳輸中的畸變。將高速CMOS 芯片輸出端通過一段長(zhǎng)引線輸入高阻抗的另一電路輸入端, 反射現(xiàn)象就很嚴(yán)重, 它會(huì)引起信號(hào)畸變, 增加系統(tǒng)噪聲。對(duì)此可采用負(fù)載阻抗匹配的措施, 使傳輸線兩端的負(fù)載阻抗和源阻抗與傳輸線特性阻抗相等, 或在源端和負(fù)載端加入RLC 網(wǎng)絡(luò)與傳輸線的阻抗匹配, 消除數(shù)字信號(hào)在傳輸過程中由于反射、振鈴和交叉干擾作用而產(chǎn)生的畸變。

采用雙絞線傳輸減少傳輸線特性阻抗影響,傳輸線的特性阻抗分布參數(shù)必然會(huì)影響信號(hào)傳輸,當(dāng)傳輸線較長(zhǎng)時(shí)其阻抗不可忽視, 它的分布參數(shù)包括寄生電容和分布電感。此時(shí)為減少傳輸線特性阻抗的影響, 采用阻抗匹配雙絞線可實(shí)現(xiàn)阻抗匹配, 若同時(shí)與光電耦合器或者平衡輸入接收器和輸出驅(qū)動(dòng)器聯(lián)合使用, 效果會(huì)更好。圖2 所示為雙絞線與光電耦合器配合使用的情況, 圖中光敏三極管引出基極接并聯(lián)RC電路, 其中R 取值10M Ω~ 20 MΩ, C取值10 pF~0.1μF, 三極管集電極接施密特門電路。

圖片點(diǎn)擊可在新窗口打開查看

圖2 雙絞線與光電耦合器配合使用圖

此外, 在微處理器運(yùn)行期間, 芯片的懸空引腳尤其是懸空輸入引腳常給系統(tǒng)帶來不可預(yù)測(cè)的控制紊亂, 因此為提高系統(tǒng)的穩(wěn)定性需處理好未用懸置的引腳。通常可將微處理器未用引腳接高電平或接地, 或定義成輸出端; 未用的外部中斷接高電平; 未用的運(yùn)放同相輸入端接地, 反相輸入端接輸出端等。

5   印制電路板可靠性和抗干擾設(shè)計(jì)

印制電路板是嵌入式系統(tǒng)中,器件、信號(hào)、電源線的高密度集合體,印刷電路板設(shè)計(jì)的好壞對(duì)抗干擾能力的影響很大。

設(shè)計(jì)時(shí)應(yīng)合理走線、合理接地,三總線分開走線.。盡量將數(shù)字、模擬電路分開不懼和走線,電源線和地線應(yīng)盡量加寬,同時(shí)使電源線、地線的走向與數(shù)據(jù)傳遞的方向一致。應(yīng)盡量使用45°折線而不要使用90°折線,以減少高頻信號(hào)對(duì)外的發(fā)射與耦合,減少互感振蕩;將接地和屏蔽正確結(jié)合起來使用。

CPU、RAM、ROM 等主芯片以及VCC、GND之間接電解電容和瓷片電容;去掉高、低頻干擾脈沖;石英晶體振蕩器的外殼接地而不要走信號(hào)線,且要適當(dāng)加大接地面積;時(shí)鐘線要盡量短,并用地線將時(shí)鐘區(qū)圈起來,使周圍電場(chǎng)盡可能地減小。

獨(dú)立系統(tǒng)結(jié)構(gòu),減少接插件與連線;輸入輸出驅(qū)動(dòng)器件、功率放大器件應(yīng)盡量靠近線路板邊的引出接插件;提高可靠性,減少故障率。

集成塊與插座接觸可靠,用雙簧插座,最好集成塊直接焊在印制板上,防止器件接觸不良。 信號(hào)的輸入、輸出端以使用光耦進(jìn)行光電隔離為好。這樣既可以防止外圍器件動(dòng)作時(shí)產(chǎn)生的回流沖擊系統(tǒng),又可使輸入端的干擾信號(hào)沒有足夠的功率去干擾發(fā)光二極管的正常工作。

6  元器件提高可靠性的措施和方法

構(gòu)成系統(tǒng)電路的基本單元是元器件,選擇質(zhì)量好\合適的元器件是抑制干擾的基本保證.現(xiàn)在市場(chǎng)上的很多元器件性能不是很好,甚至許多是經(jīng)測(cè)試不合格的產(chǎn)品,一旦應(yīng)用在有干擾的工作現(xiàn)場(chǎng)中,很容易受到干擾而不能正常工作.這是人們較易忽視而查找起來又較困難的一種情況。

6.1   微處理器的選擇

目前, 為了提高硬件系統(tǒng)自身的可靠性, 各制造商在單片機(jī)設(shè)計(jì)上采取了一系列措施。這些技術(shù)主要體現(xiàn)在: (1) 降低外時(shí)鐘頻率。(2) 低噪聲系列單片機(jī)。(3) 時(shí)鐘監(jiān)測(cè)電路、“看門狗”技術(shù)與低電壓復(fù)位。(4) EFT 整形技術(shù)(Electrical Fast Transient) 等,而且各種先進(jìn)技術(shù)還在不斷地發(fā)展和應(yīng)用之中。因此, 要選用抗干擾能力較強(qiáng),有看門狗的微處理器。

6.2   電源的選擇。

電源應(yīng)選用能在較寬電網(wǎng)電壓范圍內(nèi)波動(dòng)的開關(guān)電源。主機(jī)部分和外圍電路分別采用不同的電源電路供電,供電電源的功率應(yīng)充足,應(yīng)使額定功率為正常運(yùn)行時(shí)所需功率的1倍左右,這樣可減少電源本身產(chǎn)生的紋波和諧波干擾。

6.3   存儲(chǔ)器的選擇

 采用非易失性存儲(chǔ)器。系統(tǒng)受到干擾的最大擔(dān)憂就是數(shù)據(jù)的丟失。目前,采用非易失性存儲(chǔ)器,可保證數(shù)據(jù)在電源掉電時(shí)不丟失。

6.4   電子元件的選擇

電阻器應(yīng)盡可能選用金屬膜電阻,同時(shí)縮短接線長(zhǎng)度。電容器的選擇,用于低頻、旁路場(chǎng)合的電容器,可以采用紙介電容器;在高頻和高壓電路中,應(yīng)選用云母電容器或陶瓷電容器;在電源濾波或退耦電路中,用電解電容器。鋁電解電容易產(chǎn)生噪聲,鉭電容漏電小、穩(wěn)定性好且頻率穩(wěn)定,是首選的電容器件。

7 . 小結(jié)

    本文討論了提高嵌入式系統(tǒng)硬件可靠性的幾種抗干擾技術(shù)。雖然軟件抗干擾技術(shù)本文沒有論述,但在工程應(yīng)用中通常都是幾種抗干擾方法并用,互相補(bǔ)充,才能取得良好的效果。從根本上來說,硬件抗干擾是主動(dòng)的,軟件抗干擾是被動(dòng)的。細(xì)致分析干擾源,硬件和軟件抗干擾措施相結(jié)合,完善系統(tǒng)監(jiān)控程序,則可以保證系統(tǒng)準(zhǔn)確、可靠地運(yùn)行.


支持(0中立(0反對(duì)(0單帖管理 | 引用 | 回復(fù) 回到頂部

返回版面帖子列表

嵌入式系統(tǒng)硬件抗干擾技術(shù)








簽名
主站蜘蛛池模板: 欧美视频三区 | 在线免费视频 | 在线免费观看国产视频 | 亚洲素人在线 | 国产大乳喷奶水在线看 | 久久骚| 中文乱码一二三四有限公司 | 蜜桃欧美性大片 | 国产成人女人在线视频观看 | 欧美成人午夜视频免看 | 国产成人cao在线 | 欧美xx在线观看 | 亚洲国产成人综合精品2020 | 国产成人午夜精品免费视频 | 国产黄色三级网站 | 精品国产高清不卡毛片 | 国产一级aaa全黄毛片 | 刺激一区仑乱 | 未满14周岁啪啪网站 | 欧美—级v免费大片 | 手机看成人免费大片 | 久久精品国产大片免费观看 | 成人69 | 亚洲欧洲视频在线 | 久久久久久久网站 | 三级做人爱c视频18三级 | 欧美午夜免费观看福利片 | 亚洲成a人片在线观看中文 亚洲成a人片在线观看中文!!! | 在线视频亚洲欧美 | 免费国产午夜高清在线视频 | 美国三级网站 | 美女张开腿让男人 | 手机看片午夜 | 国产成人精品视频在放 | 亚洲国产综合久久精品 | 99国产精品免费观看视频 | 又www又黄又爽啪啪网站 | 日韩美香港a一级毛片 | 国产亚洲精品久久久久久久 | 一区二区三区免费视频播放器 | 欧美日韩在线永久免费播放 |